<br><br>On Monday, December 14, 2020, Luke Kenneth Casson Leighton <<a href="mailto:lkcl@lkcl.net">lkcl@lkcl.net</a>> wrote:<br>> On 12/14/20, Luke Kenneth Casson Leighton <<a href="mailto:lkcl@lkcl.net">lkcl@lkcl.net</a>> wrote:<br>>> On 12/14/20, Jacob Lifshay <<a href="mailto:programmerjake@gmail.com">programmerjake@gmail.com</a>> wrote:<br>>>> On Mon, Dec 14, 2020, 11:43 Luke Kenneth Casson Leighton <<a href="mailto:lkcl@lkcl.net">lkcl@lkcl.net</a>><br>>>> wrote:<br>>>><br>>>>> On 12/14/20, Jacob Lifshay <<a href="mailto:programmerjake@gmail.com">programmerjake@gmail.com</a>> wrote:<br>>>>> > I found this on the RISC-V mailing lists, looks interesting:<br>>>>> > <a href="https://player.vimeo.com/video/450406346">https://player.vimeo.com/video/450406346</a><br><br><a href="http://0x80.pl/notesen/2016-10-23-avx512-conflict-detection.html">http://0x80.pl/notesen/2016-10-23-avx512-conflict-detection.html</a><br><br>the "stuff" referred to by the hardware designer that had "already been done" is the address overlap detection in the multi way load store merger.<br><br>we call that L0CacheBuffer.<br><br>to ensure that simultaneous LDs or STs may be merged into a single wide cache line request it is necessary to perform address conflict detection.<br><br>this is a triangular comparison and oh look conflictd is a triangular comparison.<br><br>l.<br><br><br><br><br>-- <br>---<br>crowd-funded eco-conscious hardware: <a href="https://www.crowdsupply.com/eoma68" target="_blank">https://www.crowdsupply.com/eoma68</a><br><br>